歡迎來到裝配圖網(wǎng)! | 幫助中心 裝配圖網(wǎng)zhuangpeitu.com!
裝配圖網(wǎng)
ImageVerifierCode 換一換
首頁 裝配圖網(wǎng) > 資源分類 > DOC文檔下載  

計算機(jī)組成原理白中英本科生試題庫附答案.doc

  • 資源ID:15477219       資源大?。?span id="ejvqgj3" class="font-tahoma">5.13MB        全文頁數(shù):21頁
  • 資源格式: DOC        下載積分:5積分
快捷下載 游客一鍵下載
會員登錄下載
微信登錄下載
三方登錄下載: 微信開放平臺登錄 支付寶登錄   QQ登錄   微博登錄  
二維碼
微信掃一掃登錄
下載資源需要5積分
郵箱/手機(jī):
溫馨提示:
用戶名和密碼都是您填寫的郵箱或者手機(jī)號,方便查詢和重復(fù)下載(系統(tǒng)自動生成)
支付方式: 支付寶    微信支付   
驗證碼:   換一換

 
賬號:
密碼:
驗證碼:   換一換
  忘記密碼?
    
友情提示
2、PDF文件下載后,可能會被瀏覽器默認(rèn)打開,此種情況可以點擊瀏覽器菜單,保存網(wǎng)頁到桌面,就可以正常下載了。
3、本站不支持迅雷下載,請使用電腦自帶的IE瀏覽器,或者360瀏覽器、谷歌瀏覽器下載即可。
4、本站資源下載后的文檔和圖紙-無水印,預(yù)覽文檔經(jīng)過壓縮,下載后原文更清晰。
5、試題試卷類文檔,如果標(biāo)題沒有明確說明有答案則都視為沒有答案,請知曉。

計算機(jī)組成原理白中英本科生試題庫附答案.doc

一、選擇題1 從器件角度看,計算機(jī)經(jīng)歷了五代變化。但從系統(tǒng)結(jié)構(gòu)看,至今絕大多數(shù)計算機(jī)仍屬于( B)計算機(jī)。A 并行 B 馮 諾依曼 C 智能 D 串行2 某機(jī)字長 32 位,其中 1 位表示符號位。若用定點整數(shù)表示,則最小負(fù)整數(shù)為( A)。A -(231-1) B -(2 30-1) C -(2 31+1) D -(2 30+1)3 以下有關(guān)運算器的描述,( C )是正確的。A 只做加法運算 B 只做算術(shù)運算 C 算術(shù)運算與邏輯運算 D 只做邏輯運算4 EEPROM是指( D )A 讀寫存儲器 B 只讀存儲器 C 閃速存儲器 D 電擦除可編程只讀存儲器5 常用的虛擬存儲系統(tǒng)由( B )兩級存儲器組成,其中輔存是大容量的磁表面存儲器。A cache- 主存 B 主存-輔存 C cache- 輔存 D 通用寄存器 -cache6 RISC 訪內(nèi)指令中,操作數(shù)的物理位置一般安排在( D )A 棧頂和次棧頂 B 兩個主存單元 C 一個主存單元和一個通用 D 兩個通用寄存器寄存器7 當(dāng)前的 CPU由(B )組成。A 控制器 B 控制器、運算器、 cache C 運算器、主存 D 控制器、 ALU、主存8 流水 CPU是由一系列叫做“段”的處理部件組成。 和具備 m個并行部件的 CPU相比,一個 m段流水 CPU的吞吐能力是 (A )。A 具備同等水平 B 不具備同等水平 C 小于前者 D 大于前者9 在集中式總線仲裁中,( A )方式響應(yīng)時間最快。A 獨立請求 B 計數(shù)器定時查詢 C 菊花鏈 D 分布式仲裁10 CPU中跟蹤指令后繼地址的寄存器是( C )。A 地址寄存器 B 指令計數(shù)器 C 程序計數(shù)器 D 指令寄存器11 從信息流的傳輸速度來看,( A )系統(tǒng)工作效率最低。A 單總線 B 雙總線 C 三總線 D 多總線12 單級中斷系統(tǒng)中, CPU一旦響應(yīng)中斷,立即關(guān)閉( C )標(biāo)志,以防止本次中斷服務(wù)結(jié)束前同級的其他中斷源產(chǎn)生另一次中斷進(jìn)行干擾。A 中斷允許 B 中斷請求 C 中斷屏蔽 D DMA請求13 下面操作中應(yīng)該由特權(quán)指令完成的是( B )。A 設(shè)置定時器的初值 B 從用戶模式切換到管理員 C 開定時器中斷 D 關(guān)中斷模式14 馮 諾依曼機(jī)工作的基本方式的特點是( B )。A 多指令流單數(shù)據(jù)流 B 按地址訪問并順序執(zhí)行指令 C 堆棧操作 D 存貯器按內(nèi)容選擇地址15 在機(jī)器數(shù)( B )中,零的表示形式是唯一的。A 原碼 B 補(bǔ)碼 C 移碼 D 反碼16 在定點二進(jìn)制運算器中,減法運算一般通過( D )來實現(xiàn)。A 原碼運算的二進(jìn)制減法 B 補(bǔ)碼運算的二進(jìn)制減法器 C 原碼運算的十進(jìn)制加法器 D 補(bǔ)碼運算的二進(jìn)制加法器器17 某計算機(jī)字長 32 位,其存儲容量為 256MB,若按單字編址,它的尋址范圍是( D )。A 064MB B 032MB C 032M D 0 64M18 主存貯器和 CPU之間增加 cache 的目的是( A )。A 解決 CPU和主存之間的 B 擴(kuò)大主存貯器容量 C 擴(kuò)大 CPU中通用寄存器的 D 既擴(kuò)大主存貯器容量, 又?jǐn)U速度匹配問題 數(shù)量大 CPU 中通用寄存器的數(shù)量19 單地址指令中為了完成兩個數(shù)的算術(shù)運算,除地址碼指明的一個操作數(shù)外,另一個常需采用( C )。A 堆棧尋址方式 B 立即尋址方式 C 隱含尋址方式 D 間接尋址方式20 同步控制是( C )。A 只適用于 CPU控制的方 B 只適用于外圍設(shè)備控制的 C 由統(tǒng)一時序信號控制的方 D 所有指令執(zhí)行時間都相同式 方式 式 的方式21 描述 PCI 總線中基本概念不正確的句子是( CD )。A PCI 總線是一個與處理 B PCI 總線的基本傳輸機(jī)制 C PCI 設(shè)備一定是主設(shè)備 D 系統(tǒng)中只允許有一條 PCI器無關(guān)的高速外圍設(shè)備 是猝發(fā)式傳送 總線22 CRT 的分辨率為 1024 1024 像素,像素的顏色數(shù)為 256,則刷新存儲器的容量為( B )A 512KB B 1MB C 256KB D 2MB23 為了便于實現(xiàn)多級中斷,保存現(xiàn)場信息最有效的辦法是采用( B )。A 通用寄存器 B 堆棧 C 存儲器 D 外存24 特權(quán)指令是由( C )執(zhí)行的機(jī)器指令。A 中斷程序 B 用戶程序 C 操作系統(tǒng)核心程序 D I/O 程序25 虛擬存儲技術(shù)主要解決存儲器的( B )問題。A 速度 B 擴(kuò)大存儲容量 C 成本 D 前三者兼顧26 引入多道程序的目的在于( A )。A 充分利用 CPU,減少等 B 提高實時響應(yīng)速度 C 有利于代碼共享,減少主 D 充分利用存儲器待 CPU時間輔存信息交換量27 下列數(shù)中最小的數(shù)是( C )A (101001)2 B (52)8 C (101001)BCD D (233)1628 某 DRAM芯片,其存儲容量為 512 8 位,該芯片的地址線和數(shù)據(jù)線的數(shù)目是( D )。A 8,512 B 512,8 C 18,8 D 19 ,829 在下面描述的匯編語言基本概念中,不正確的表述是( D )。A 對程序員的訓(xùn)練要求來 B 匯編語言對機(jī)器的依賴性 C 用匯編語言編寫程序的難 D 匯編語言編寫的程序執(zhí)行說,需要硬件知識 高 度比高級語言小 速度比高級語言慢30 交叉存儲器實質(zhì)上是一種多模塊存儲器,它用( A )方式執(zhí)行多個獨立的讀寫操作。A 流水 B 資源重復(fù) C 順序 D 資源共享31 寄存器間接尋址方式中,操作數(shù)在( B )。A 通用寄存器 B 主存單元 C 程序計數(shù)器 D 堆棧32 機(jī)器指令與微指令之間的關(guān)系是( A )。A 用若干條微指令實現(xiàn)一 B 用若干條機(jī)器指令實現(xiàn)一 C 用一條微指令實現(xiàn)一條機(jī) D 用一條機(jī)器指令實現(xiàn)一條條機(jī)器指令 條微指令 器指令 微指令33 描述多媒體 CPU基本概念中,不正確的是( CD )。A 多媒體 CPU是帶有 MMX B MMX是一種多媒體擴(kuò)展結(jié) C MMX指令集是一種多指令 D 多媒體 CPU是以超標(biāo)量結(jié)技術(shù)的處理器 構(gòu) 流多數(shù)據(jù)流的并行處理指構(gòu)為基礎(chǔ)的 CISC機(jī)器令34 在集中式總線仲裁中, (A )方式對電路故障最敏感。A 菊花鏈 B 獨立請求 C 計數(shù)器定時查詢 D35 流水線中造成控制相關(guān)的原因是執(zhí)行( A )指令而引起。A 條件轉(zhuǎn)移 B 訪內(nèi) C 算邏 D 無條件轉(zhuǎn)移36 PCI 總線是一個高帶寬且與處理器無關(guān)的標(biāo)準(zhǔn)總線。下面描述中不正確的是( B )。A 采 用 同 步 定 時 協(xié) B 采用分布式仲裁策略 C 具有自動配置能力 D 適合于低成本的小系統(tǒng)議37 下面陳述中,不屬于外圍設(shè)備三個基本組成部分的是( D )。A 存儲介質(zhì) B 驅(qū)動裝置 C 控制電路 D 計數(shù)器38 中斷處理過程中, (B )項是由硬件完成。A 關(guān)中斷 B 開中斷 C 保存 CPU現(xiàn)場 D 恢復(fù) CPU現(xiàn)場39 IEEE1394 是一種高速串行 I/O 標(biāo)準(zhǔn)接口。以下選項中, ( D )項不屬于 IEEE1394 的協(xié)議集。A 業(yè)務(wù)層 B 鏈路層 C 物理層 D 串行總線管理40 運算器的核心功能部件是( B )。A 數(shù)據(jù)總線 B ALU C 狀態(tài)條件寄存器 D 通用寄存器41 某單片機(jī)字長 32 位,其存儲容量為 4MB。若按字編址,它的尋址范圍是( A )。A 1M B 4MB C 4M D 1MB42 某 SRAM芯片,其容量為 1M 8 位,除電源和接地端外,控制端有 E和 R/W#,該芯片的管腳引出線數(shù)目是( D )。A 20 B 28 C 30 D 3243 雙端口存儲器所以能進(jìn)行高速讀 / 寫操作,是因為采用( D )。A 高速芯片 B 新型器件 C 流水技術(shù) D 兩套相互獨立的讀寫電路44 單地址指令中為了完成兩個數(shù)的算術(shù)運算,除地址碼指明的一個操作數(shù)以外,另一個數(shù)常需采用( C )。A 堆棧尋址方式 B 立即尋址方式 C 隱含尋址方式 D 間接尋址方式45 為確定下一條微指令的地址,通常采用斷定方式,其基本思想是( C )。A 用程序計數(shù)器 PC 來產(chǎn) B 用微程序計數(shù)器 PC來產(chǎn) C 通過微指令順序控制字段 D 通過指令中指定一個專門生后繼微指令地址 生后繼微指令地址 由設(shè)計者指定或由設(shè)計者 字段來控制產(chǎn)生后繼微指指定的判別字段控制產(chǎn)生 令地址后繼微指令地址二、填空題1 字符信息是符號數(shù)據(jù),屬于處理( 非數(shù)值 )領(lǐng)域的問題,國際上采用的字符系統(tǒng)是七單位的(ASCII)碼。P232 按IEEE754標(biāo)準(zhǔn),一個 32 位浮點數(shù)由符號位 S(1 位 )、階碼 E(8 位 )、尾數(shù) M(23 位)三個域組成。其中階碼 E的值等于指數(shù)的真值( e )加上一個固定的偏移值( 127 )。P17 3 雙端口存儲器 和多模塊交叉存儲器 屬于并行存儲器結(jié)構(gòu),其中前者采用( 空間 )并行技術(shù),后者采用( 時間 )并行技術(shù)。 P864 衡量總線性能的重要指標(biāo)是( 總線帶寬 ),它定義為總線本身所能達(dá)到的最高傳輸速率,單位是兆字節(jié)每秒( MB/s )。P1865 在計算機(jī)術(shù)語中,將 ALU控制器和( cache )存儲器合在一起稱為( CPU)。P1396 數(shù)的真值變成機(jī)器碼可采用原碼表示法,反碼表示法, ( 補(bǔ)碼 )表示法,( 移碼 )表示法。P19- P21 7 廣泛使用的( SRAM)和( DRAM)都是半導(dǎo)體隨機(jī)讀寫存儲器。前者的速度比后者快,但集成度不如后者高。 P668 反映主存速度指標(biāo)的三個術(shù)語是存取時間、( 存儲周期) 和( 存儲器帶寬 )。P669 形成指令地址的方法稱為指令尋址,通常是( 順序 )尋址,遇到轉(zhuǎn)移指令時( 跳躍)尋址。P12310 CPU從( 主存中 )取出一條指令并執(zhí)行這條指令的時間和稱為( 指令周期 )。11 定點 32 位字長的字,采用 2 的補(bǔ)碼形式表示時,一個字所能表示的整數(shù)范圍是( -2 的 31 次方到 2 的 31次方減 1 )。P2012 IEEE754 標(biāo)準(zhǔn)規(guī)定的 64位浮點數(shù)格式中,符號位為 1 位,階碼為 11 位,尾數(shù)為 52位,則它能表示的最大規(guī)格化正數(shù)為( +1+(1-522 )10252 )。P18 ? 13 浮點加、減法運算的步驟是( 0 操作處理 )、( 比較階碼大小并完成對階 )、( 尾數(shù)進(jìn)行加或減運算 )、( 結(jié)果規(guī)格化并進(jìn)行舍入處理 )、( 溢出處理 )。P5214 某計算機(jī)字長 32位,其存儲容量為 64MB,若按字編址,它的存儲系統(tǒng)的地址線至少需要( 14)條。6410243214KB=2048KB尋( 址范圍)=2048 8(化為字的形式 ) 215 一個組相聯(lián)映射的 Cache,有 128塊,每組 4 塊,主存共有 16384塊,每塊 64 個字,則主存地址共( 20 )位,其中主存字塊標(biāo)記應(yīng)為( 8 )位,組地址應(yīng)為( 6 )位,Cache地址共( 7 )位。182 =16384 64字 2163848 =128 42128 46 =27 =128 16 CPU 存取出一條指令并執(zhí)行該指令的時間叫( 指令周期 ),它通常包含若干個( CPU周期 ),而后者又包含若干個( 時鐘周期 )。P13117 計算機(jī)系統(tǒng)的層次結(jié)構(gòu)從下至上可分為五級,即微程序設(shè)計級( 或邏輯電路級 )、一般機(jī)器級、操作系統(tǒng)級、( 匯編語言 )級、( 高級語言 )級。P1318 十進(jìn)制數(shù)在計算機(jī)內(nèi)有兩種表示形式:( 字符串 )形式和( 壓縮的十進(jìn)制數(shù)串 )形式。前者主要用在非數(shù)值計算的應(yīng)用領(lǐng)域,后者用于直接完成十進(jìn)制數(shù)的算術(shù)運算。 P1919 一個定點數(shù)由符號位和數(shù)值域兩部分組成。 按小數(shù)點位置不同, 定點數(shù)有 ( 純小數(shù) )和( 純整數(shù) )兩種表示方法。 P1620 對存儲器的要求是容量大、速度快、成本低,為了解決這三方面的矛盾,計算機(jī)采用多級存儲體系結(jié)構(gòu),即( 高速緩沖存儲器 )、( 主存儲器 )、( 外存儲器 )。P66 21 高級的 DRAM芯片增強(qiáng)了基本 DRAM的功能,存取周期縮短至 20ns 以下。舉出三種高級 DRAM芯片,它們是( FPM-DRAM)、( CDRAM)、(SDRA)M。P7522 一個較完善的指令系統(tǒng),應(yīng)當(dāng)有( 數(shù)據(jù)處理 )、( 數(shù)據(jù)存儲 )、( 數(shù)據(jù)傳送 )、( 程序控制 )四大類指令。 P11923 機(jī)器指令對四種類型的數(shù)據(jù)進(jìn)行操作。這四種數(shù)據(jù)類型包括( 地址 )型數(shù)據(jù)、( 數(shù)值 )型數(shù)據(jù)、( 字符 )型數(shù)據(jù)、( 邏輯 )型數(shù)據(jù)。 P110 24 CPU 中保存當(dāng)前正在執(zhí)行的指令的寄存器是( 指令寄存器 ),指示下一條指令地址的寄存器是( 程序寄存器 ),保存算術(shù)邏輯運算結(jié)果的寄存器是( 數(shù)據(jù)緩沖寄沖器 )和( 狀態(tài)字寄存器 )。P12925 數(shù)的真值變成機(jī)器碼時有四種表示方法,即( 原碼 )表示法,( 補(bǔ)碼 )表示法,( 移碼 )表示法,( 反碼 )表示法。 P19 - P2126 主存儲器的技術(shù)指標(biāo)有( 存儲容量 ),( 存取時間 ),( 存儲周期 ),( 存儲器帶寬 )。 P6727 cache 和主存構(gòu)成了( 內(nèi)存儲器 ),全由( CPU)來實現(xiàn)。 P66 31 接使用西文鍵盤輸入漢字, 進(jìn)行處理,并顯示打印漢字, 要解決漢字的 ( 輸入編碼 )、(漢字內(nèi)碼 )和( 字模碼 )三種不同用途的編碼。 P24三、簡答題1 假設(shè)主存容量 16M 32 位,Cache 容量 64K 32 位,主存與 Cache 之間以每塊 4 32 位大小傳送數(shù)據(jù),請確定直接映射方式的有關(guān)參數(shù),并畫出內(nèi)存地址格式。解:64 條指令需占用操作碼字段( OP)6 位,源寄存器和目標(biāo)寄存器各 4 位,尋址模式( X)2 位,形式地址( D)16 位,其指令格式如下:31 26 25 22 21 18 17 16 15 0OP 目標(biāo) 源 X D尋址模式定義如下:X= 0 0 寄存器尋址 操作數(shù)由源寄存器號和目標(biāo)寄存器號指定X= 0 1 直接尋址 有效地址 E= (D)X= 1 0 變址尋址 有效地址 E= (R x) DX= 1 1 相對尋址 有效地址 E= (PC)D其中 Rx 為變址寄存器( 10 位),PC為程序計數(shù)器( 20 位),位移量 D可正可負(fù)。該指令格式可以實現(xiàn) RR型,RS型尋址功能。2 指令和數(shù)據(jù)都用二進(jìn)制代碼存放在內(nèi)存中,從時空觀角度回答 CPU如何區(qū)分讀出的代碼是指令還是數(shù)據(jù)。解:計算機(jī)可以從時間和空間兩方面來區(qū)分指令和數(shù)據(jù),在時間上,取指周期從內(nèi)存中取出的是指令,而執(zhí)行周期從內(nèi)存取出或往內(nèi)存中寫入的是數(shù)據(jù), 在空間上, 從內(nèi)存中取出指令送控制器, 而執(zhí)行周期從內(nèi)存從取的數(shù)據(jù)送運算器、往內(nèi)存寫入的數(shù)據(jù)也是來自于運算器。4 用定量分析方法證明多模塊交叉存儲器帶寬大于順序存儲器帶寬。證明:假設(shè) (1)存儲器模塊字長等于數(shù)據(jù)總線寬度(2)模塊存取一個字的存儲周期等于 T.(3)總線傳送周期為(4)交叉存儲器的交叉模塊數(shù)為 m.交叉存儲器為了實現(xiàn)流水線方式存儲,即每通過時間延遲后啟動下一??欤瑧?yīng)滿足T = m , (1)交叉存儲器要求其模快數(shù) >=m,以保證啟動某模快后經(jīng)過 m時間后再次啟動該??鞎r, 它的上次存取操作已經(jīng)完成。這樣連續(xù)讀取 m個字所需要時間為t 1 = T + (m 1) = m + m = (2m 1) (2)故交叉存儲器帶寬為 W1 = 1/t 1 = 1/(2m-1) (3)而順序方式存儲器連續(xù)讀取 m個字所需時間為 t 2 = mT = m2 (4)存儲器帶寬為 W2 = 1/t 2 = 1/m2 (5)比較(3) 和(2) 式可知,交叉存儲器帶寬 > 順序存儲器帶寬。10 列表比較 CISC處理機(jī)和 RISC處理機(jī)的特點。比較內(nèi)容 CISC RISC指令系統(tǒng) 復(fù)雜、龐大 簡單、精簡指令數(shù)目 一般大于 200 一般小于 100指令格式 一般大于 4 一般小于 4尋址方式 一般大于 4 一般小于 4指令字長 不固定 等長可訪存指令 不加限定 只有 LOAD/STORE指令各種指令使用頻率 相差很大 相差不大各種指令執(zhí)行時間 相差很大 絕大多數(shù)在一個周期內(nèi)完成優(yōu)化編譯實現(xiàn) 很難 較容易程序源代碼長度 較短 較長控制器實現(xiàn)方式 絕大多數(shù)為微程序控制 絕大部分為硬布線控制軟件系統(tǒng)開發(fā)時間 較短 較長11 設(shè)存儲器容量為 128M字,字長 64 位,模塊數(shù) m=8,分別用順序方式和交叉方式進(jìn)行組織。存儲周期 T=200ns,數(shù)據(jù)總線寬度為 64 位,總線傳送周期=50ns。問順序存儲器和交叉存儲器的帶寬各是多少?15 PCI 總線中三種橋的名稱是什么?簡述其功能。解:PCI 總線有三種橋,即 HOST / PCI 橋(簡稱 HOST橋),PCI / PCI 橋,PCI / LAGACY 橋。在 PCI 總線體系結(jié)構(gòu)中,橋起著重要作用:(1) 它連接兩條總線,使總線間相互通信。(2) 橋是一個總線轉(zhuǎn)換部件,可以把一條總線的地址空間映射到另一條總線的地址空間上,從而使系統(tǒng)中任意一個總線主設(shè)備都能看到同樣的一份地址表。(3) 利用橋可以實現(xiàn)總線間的猝發(fā)式傳送。17 畫圖說明現(xiàn)代計算機(jī)系統(tǒng)的層次結(jié)構(gòu)。 P13-145 級 高級語言級 編譯程序4 級 匯編語言級 匯編程序3 級 操作系統(tǒng)級 操作系統(tǒng)2 級 一般機(jī)器級 微程序1 級 微程序設(shè)計級 直接由硬件執(zhí)行18 CPU 中有哪幾類主要寄存器?用一句話回答其功能。解:A,數(shù)據(jù)緩沖寄存器( DR);B,指令寄存器( IR);C,程序計算器 PC;D,數(shù)據(jù)地址寄存器 (AR);通用寄存器( R0R3);F,狀態(tài)字寄存器( PSW)24 簡要總結(jié)一下,采用哪幾種技術(shù)手段可以加快存儲系統(tǒng)的訪問速度?內(nèi)存采用更高速的技術(shù)手段,采用雙端口存儲器,采用多模交叉存儲器25 求證: -y 補(bǔ)=-y 補(bǔ) (mod 2n+1)證明:因為 x-y 補(bǔ)=x 補(bǔ)-y 補(bǔ)=x 補(bǔ)+-y 補(bǔ)又因為 x+y 補(bǔ)= x 補(bǔ)+y 補(bǔ)( mod 2n+1) 所以y 補(bǔ)=x+y 補(bǔ)-x 補(bǔ)又x-y 補(bǔ)=x+(-y) 補(bǔ)=x 補(bǔ)+-y 補(bǔ) 所以-y 補(bǔ)=x-y 補(bǔ)-x 補(bǔ)y 補(bǔ)+-y 補(bǔ)= x+y 補(bǔ)+x-y 補(bǔ)-x 補(bǔ)-x 補(bǔ)=0 故-y 補(bǔ)=-y 補(bǔ) (mod 2n+1)29 設(shè)由 S,E,M三個域組成的一個 32 位二進(jìn)制字所表示的非零規(guī)格化數(shù) x,真值表示為 x (-1)s (1.M) 2E-127問:它所能表示的規(guī)格化最大正數(shù)、最小正數(shù)、最大負(fù)數(shù)、最小負(fù)數(shù)是多少?解:()最大正數(shù) ()最小正數(shù)0 11 111 111 111 111 111 111 111 111111 110 00 000 000 000 000 000 000 000 000X = 1+(1-2()最小負(fù)數(shù)-23) 2127000-128X=1.0 2()最大負(fù)數(shù)00 111 111 111 111 111 111 111 111 00 000 000 000 000 000 000 00011X= -1+(1-2111 11-23 ) 2127000X=- 1.0 2-128000 0030 畫出單級中斷處理過程流程圖(含指令周期) 。35 寫出下表尋址方式中操作數(shù)有效地址 E 的算法。序號 尋址方式名稱 有效地址 E 說明1 立即 A 操作數(shù)在指令中2 寄存器 Ri 操作數(shù)在某通用寄存器 Ri 中3 直接 D D為偏移量4 寄存器間接 (Ri) (Ri ) 為主存地址指示器5 基址 (B) B 為基址寄存器6 基址偏移量 (B) + D7 比例變址偏移量 (I) *S+ D I 為變址寄存器, S 比例因子8 基址變址偏移量 (B) + (I) +D9 基址比例變址偏移量 (B)+(I)*S+D10 相對 (PC)+D PC為程序計數(shù)器40 為什么在計算機(jī)系統(tǒng)中引入 DMA方式來交換數(shù)據(jù)?若使用總線周期挪用方式, DMA控制器占用總線進(jìn)行數(shù)據(jù)交換期間,CPU處于何種狀態(tài)? P253 、254為了減輕 cpu 對 I/O 操作的控制,使得 cpu 的效率有了提高??赡苡龅絻煞N情況:一種是此時 CPU不需要訪內(nèi),如 CPU正在執(zhí)行乘法命令;另一種情況是, I/O 設(shè)備訪內(nèi)優(yōu)先,因為I/O 訪內(nèi)有時間要求,前一個 I/O 數(shù)據(jù)必須在下一個訪內(nèi)請求到來之前存取完畢。41 何謂指令周期? CPU周期?時鐘周期?它們之間是什么關(guān)系?指令周期是執(zhí)行一條指令所需要的時間,一般由若干個機(jī)器周期組成,是從取指令、分析指令到執(zhí)行完所需的全部時間。CPU周期又稱 機(jī)器周期 ,CPU訪問一次內(nèi)存所花的時間較長,因此用從內(nèi)存讀取一條指令字的最短時間來定義。一個指令周期常由若干 CPU周期構(gòu)成時鐘周期是由 CPU時鐘定義的定長時間間隔,是 CPU工作的最小時間單位,也稱節(jié)拍脈沖或 T 周期47 比較cache 與虛存的相同點和不同點。相同點:(1)出發(fā)點相同;都是為了提高存儲系統(tǒng)的性能價格比而構(gòu)造的分層存儲體系。 (2)原理相同;都是利用了程序運行時的局部性原理把最近常用的信息塊從相對慢速而大容量的存儲器調(diào)入相對高速而小容量的存儲器 .不同點: ( 1)側(cè)重點不同; cache 主要解決主存和 CPU的速度差異問題;虛存主要是解決存儲容量問題。( 2)數(shù)據(jù)通路不同; CPU與 cache 、主存間有直接通路;而虛存需依賴輔存,它與 CPU間無直接通路。( 3)透明性不同; cache 對系統(tǒng)程序員和應(yīng)用程序員都透明;而虛存只對應(yīng)用程序員透明。( 4)未命名時的損失不同;主存未命中時系統(tǒng)的性能損失要遠(yuǎn)大于 cache 未命中時的損失。48設(shè)N 補(bǔ)=anan-1 a1a0,其中 an 是符號位。證明:當(dāng) N 0,an=0, 真值N=N補(bǔ) = a n-1 a1a0 =當(dāng) N0,an =1 ,N 補(bǔ)=1 a n-1 a 1a0 依補(bǔ)碼的定義,真值N= N 補(bǔ)2(n+1)= a nan-1 a 1a0 2(n+1)=綜合以上結(jié)果有3 設(shè) x=-18 ,y=+26,數(shù)據(jù)用補(bǔ)碼表示,用帶求補(bǔ)器的陣列乘法器求出乘積 x y,并用十進(jìn)制數(shù)乘法進(jìn)行驗證。解: 符號位單獨考慮: X 為正符號用二進(jìn)制表示為 0 ,Y為負(fù)值符號用 1 表示?!綳】補(bǔ) = 101110 【Y】補(bǔ) = 011010兩者做乘法 1 0 0 1 0x 1 1 0 1 0-0 0 0 0 01 0 0 1 00 0 0 0 01 0 0 1 01 0 0 1 0-1 1 1 0 1 0 1 0 0結(jié)果化為 10 進(jìn)制就是 468符號位進(jìn)行異或操作 0 異或 1 得 1所以二進(jìn)制結(jié)果為 1 1 1 1 0 1 0 1 0 0化為十進(jìn)制就是 -468十進(jìn)制檢驗: -18 x26= -4685 圖 1 所示的系統(tǒng)中, A、B、C、D四個設(shè)備構(gòu)成單級中斷結(jié)構(gòu),它要求 CPU在執(zhí)行完當(dāng)前指令時轉(zhuǎn)向?qū)χ袛嗾埱筮M(jìn)行服務(wù)?,F(xiàn)假設(shè): T DC為查詢鏈中每個設(shè)備的延遲時間; T A、TB、TC、TD分別為設(shè)備 A、B、C、D的服務(wù)程序所需的執(zhí)行時間; T S、TR 分別為保存現(xiàn)場和恢復(fù)現(xiàn)場所需的時間; 主存工作周期為 TM; 中斷批準(zhǔn)機(jī)構(gòu)在確認(rèn)一個新中斷之前,先要讓即將被中斷的程序的一條指令執(zhí)行完畢。試問:在確保請求服務(wù)的四個設(shè)備都不會丟失信息的條件下, 中斷飽和的最小時間是多少?中斷極限頻率是多少?解: 假設(shè)主存工作周期為 TM,執(zhí)行一條指令的時間也設(shè)為 TM 。則中斷處理過程和各時間段如圖 B17.3 所示。 當(dāng)三個設(shè)備同時發(fā)出中斷請求時,依次處理設(shè)備 A、B、C的時間如下:t A = 2T M +3T DC + T S + T A + T R (下標(biāo)分別為 A,M,DC,S,A,R )t B = 2T M +2T DC + T S + T B+ T R ( 下標(biāo)分別為 B,M,DC,S,B,R )t C = 2T M + T DC + T S + T C + T R (下標(biāo)分別為 C,M,DC,S,C,R )達(dá)到中斷飽和的時間為: T = t A + t B + t C中斷極限頻率為: f = 1 / T6 某計算機(jī)有圖 2 所示的功能部件,其中 M為主存,指令和數(shù)據(jù)均存放在其中, MDR為主存數(shù)據(jù)寄存器, MAR為主存地址寄存器, R0R3 為通用寄存器, IR 為指令寄存器, PC為程序計數(shù)器(具有自動加 1 功能), C、D為暫存寄存器, ALU為算術(shù)邏輯單元,移位器可左移、右移、直通傳送。(1) 將所有功能部件連接起來,組成完整的數(shù)據(jù)通路,并用單向或雙向箭頭表示信息傳送方向。(2) 畫出“ ADDR1,(R2)”指令周期流程圖。該指令的含義是將 R1 中的數(shù)與( R2)指示的主存單元中的數(shù)相加,相加的結(jié)果直通傳送至 R1 中。(3) 若另外增加一個指令存貯器,修改數(shù)據(jù)通路,畫出的指令周期流程圖。解: (1)各功能部件聯(lián)結(jié)成如圖所示數(shù)據(jù)通路:移位器移 位 aIR R0MDRPC R1-ALU M+1C R2D R3MAR(2)此指令為 RS型指令,一個操作數(shù)在 R1 中,另一個操作數(shù)在 R2 為地址的內(nèi)存單元中,相加結(jié)果放在 R1 中。( PC ) 送當(dāng)前指令地址到 MARM MDRIR,(PC)取當(dāng)前指令到 IR,PC+1,為取下條指令 做好準(zhǔn)備譯碼(R1) 取 R1 操作數(shù)(R2) R2 中的內(nèi)容是內(nèi)存M 從內(nèi)存取出數(shù) D暫(C)+(D)暫存器 C和 D 中的數(shù)相加后7 參見圖1,這是一個二維中斷系統(tǒng),請問: 在中斷情況下, CPU和設(shè)備的優(yōu)先級如何考慮?請按降序排列各設(shè)備的中斷優(yōu)先級。 若 CPU現(xiàn)執(zhí)行設(shè)備 C的中斷服務(wù)程序, IM2,IM1,IM0 的狀態(tài)是什么?如果 CPU執(zhí)行設(shè)備 H的中斷服務(wù)程序, IM2,IM1,IM0 的狀態(tài)又是什么? 每一級的 IM能否對某個優(yōu)先級的個別設(shè)備單獨進(jìn)行屏蔽?如果不能,采取什么方法可達(dá)到目的? 若設(shè)備 C一提出中斷請求, CPU立即進(jìn)行響應(yīng),如何調(diào)整才能滿足此要求?解: (1) 在中斷情況下, CPU的優(yōu)先級最低。各設(shè)備優(yōu)先級次序是:A-B-C-D-E-F-G-H-I-CPU(2) 執(zhí)行設(shè)備 B的中斷服務(wù)程序時 IM0IM1IM2=111;執(zhí)行設(shè)備 D的中斷服務(wù)程序時 IM0 IM1IM2=011。(3) 每一級的 IM 標(biāo)志不能對某優(yōu)先級的個別設(shè)備進(jìn)行單獨屏蔽??蓪⒔涌谥械?BI(中斷允許)標(biāo)志清“0”,它禁止設(shè)備發(fā)出中斷請求。(4) 要使 C的中斷請求及時得到響應(yīng),可將 C從第二級取出,單獨放在第三級上,使第三級的優(yōu)先級最高,即令 IM3=0即可 。8 已知 x=-001111 ,y=+011001, 求: x 補(bǔ), -x 補(bǔ), y 補(bǔ), -y 補(bǔ); x+y,x-y, 判斷加減運算是否溢出。解: x 原=100111 x 補(bǔ)=1110001 -x 補(bǔ)=0001111y 原=0011001 y 補(bǔ)=0011001 -y 補(bǔ)=1100111X+y=0001010 x-y=101100013 機(jī)器字長32 位,常規(guī)設(shè)計的物理 存儲空間32M,若將物理 存儲空間擴(kuò)展到 256M,請?zhí)岢鲆环N設(shè)計方案。解: 用多體交叉存取方案, 即將主存分成 8 個相互獨立、 容量相同的模塊M0,M1,M2 , M7,每個模塊32M32 位。它們各自具備一套地址寄存器、 數(shù)據(jù)緩沖器, 各自以等同的方式與 CPU傳遞信息,其組成如圖0812 有兩個浮點數(shù) N1=2 1,N2=2 2,其中階碼用 4 位移j1 S j2 S碼、尾數(shù)用 8 位原碼表示(含1 位符號位)。設(shè) j 1=(11) 2,S 1=(+0.0110011) 2 ,j 2=(-10) 2,S 2=(+0.1101101) 2,求 N1+N2,寫出運算步驟及結(jié)果。解: (1) 浮點乘法規(guī)則:N 1 N2 = ( 2j1 S j2 S 1) (2j1 S j2 S2) = 2(j1 +j2 ) ( S 1S2)1S2)(2) 碼求和:j 1 + j 2 = 0(3) 尾數(shù)相乘:被乘數(shù) S1 =0.1001 ,令乘數(shù) S2 = 0.1011 ,尾數(shù)絕對值相乘得積的絕對值,積的符號位 =0 0 = 0 。按無符號陣乘法器運算得: N1 N2 = 200.01100011( 4)尾數(shù)規(guī)格化、舍入(尾數(shù)四位)(-01) N 1 N2 = ( + 0.01100011 )2 = (+0.1100 )2229 圖 2 所示為雙總線結(jié)構(gòu)機(jī)器的數(shù)據(jù)通路,IR 為指令寄存器, PC為程序計數(shù)器(具有自增功能), M為主存(受 R/W#信號控制), AR為地址寄存器, DR為數(shù)據(jù)緩沖寄存器, ALU由加、減控制信號決定完成何種操作,控制信號 G控制的是一個門電路。另外,線上標(biāo)注有小圈表示有控制信號,例中 yi 表示 y 寄存器的輸入控制信號, R1o 為寄存器 R1的輸出控制信號,未標(biāo)字符的線為直通線,不受控制。 “ADD R2,R0”指令完成 (R0)+(R 2) R0 的功能操作,畫出其指令周期流程圖,假設(shè)該指令的地址已放入 PC中。并在流程圖每一個 CPU周期右邊列出相應(yīng)的微操作控制信號序列。 若將(取指周期)縮短為一個 CPU周期,請先畫出修改數(shù)據(jù)通路,然后畫出指令周期流程圖。解: (1)“ADD R2,R0”指令是一條加法指令,參與運算的兩個數(shù)放在寄存器 R2和 R0中,指令周期流程圖包括取指令階段和執(zhí)行指令階段兩部分(為簡單起見,省去了“”號左邊各寄存器代碼上應(yīng)加的括號)。根據(jù)給定的數(shù)據(jù)通路圖,“ADD R2,R0”指令的詳細(xì)指令周期流程圖下如圖 a 所示,圖的右邊部分標(biāo)注了每一個機(jī)器周期中用到的微操作控制信號序列。( 2)SUB減法指令周期流程圖見下圖 b 所示。14 某機(jī)的指令格式如下所示X為尋址特征位: X=00:直接尋址; X=01:用變址寄存器 RX1尋址; X=10:用變址寄存器 RX2尋址; X=11:相對尋址設(shè)(PC)=1234H,(RX1)=0037H,(RX2)=1122H (H代表十六進(jìn)制數(shù)),請確定下列指令中的有效地址:4420H 2244H 1322H 3521H解: 1 )X=00 , D=20H , 有效地址 E=20H 2) X=10 , D=44H , 有效地址 E=1122H+44H=1166H3) X=11 , D=22H , 有效地址 E=1234H+22H=1256H 4) X=01 , D=21H , 有效地址 E=0037H+21H=0058H5 )X=11 , D=23H , 有效地址 E=1234H+23H=1257H15 圖 1 為某機(jī)運算器框圖, BUS1BUS3 為 3 條總線,期于信號如 a、h、LDR0 LDR3、S0S3 等均為電位或脈沖控制信號。 分析圖中哪些是相容微操作信號?哪些是相斥微操作信號? 采用微程序控制方式,請設(shè)計微指令格式,并列出各控制字段的編碼表。解: 1)相容微操作信號 LRSN 相斥微操作信號a,b,c,d2)當(dāng) 24 個控制信號全部用微指令產(chǎn)生時,可采用字段譯碼法進(jìn)行編碼控制,采用的微指令格式如下(其中目地操作數(shù)字段與打入信號段可結(jié)合并公用,后者加上節(jié)拍脈沖控制即可)。3 位 3 位 5 位 4 位 3 位 2 位 X目的操作數(shù) 源操作數(shù) 運算操作 移動操作 直接控制 判別 下址字段編碼表如下:目的操作數(shù) 源操作數(shù) 運算操作 移位門 直接控制字段 字段 字段 字段 字段001 a, 001 e MS0 S1S2S3 L, R, i, j,LDR0 010 f S, N +1010 b, 011 gLDR1 100 h011 c,LDR2100 d,LDR319 CPU 執(zhí)行一段程序時, cache 完成存取的次數(shù)為 2420 次,主存完成的次數(shù)為 80 次,已知 cache 存儲周期為 40ns,主存存儲周期為 200ns,求 cache/ 主存系統(tǒng)的效率和平均訪問時間。 P94例 620 某機(jī)器單字長指令為 32 位,共有 40 條指令,通用寄存器有 128 個,主存最大尋址空間為 64M。尋址方式有立即尋址、直接尋址、寄存器尋址、寄存器間接尋址、基值尋址、相對尋址六種。請設(shè)計指令格式,并做必要說明。21 一條機(jī)器指令的指令周期包括取指( IF )、譯碼( ID)、執(zhí)行( EX)、寫回( WB)四個過程段,每個過程段 1 個時鐘周期 T 完成。先段定機(jī)器指令采用以下三種方式執(zhí)行:非流水線(順序)方式,標(biāo)量流水線方式,超標(biāo)量流水線方式。請畫出三種方式的時空圖,證明流水計算機(jī)比非流水計算機(jī)具有更高的吞吐率。 P16322CPU的數(shù)據(jù)通路如圖 1 所示。運算器中 R0 R3 為通用寄存器, DR為數(shù)據(jù)緩沖寄存器, PSW為狀態(tài)字寄存器。D-cache 為數(shù)據(jù)存儲器, I-cache 為指令存儲器,PC為程序計數(shù)器(具有加 1 功能), IR為指令寄存器。單線箭頭信號均為微操作控制信號(電位或脈沖),如 LR0 表示讀出 R0 寄存器, SR0 表示寫入 R0 寄存器。機(jī)器指令“ STO R1,(R2) ”實現(xiàn)的功能是:將寄存器 R1中的數(shù)據(jù)寫入到以( R2)為地址的數(shù)存單元中。請畫出該存數(shù)指令周期流程圖,并在 CPU周期框外寫出所需的微操作控制信號。(一個 CPU周期含 T1T4 四個時鐘信號,寄存器打入信號必須注明時鐘序號)27 某計算機(jī)的存儲系統(tǒng)由 cache、主存和磁盤構(gòu)成。 cache 的訪問時間為 15ns;如果被訪問的單元在主存中但不在cache 中,需要用 60ns 的時間將其裝入 cache,然后再進(jìn)行訪問;如果被訪問的單元不在主存中,則需要 10ms的時間將其從磁盤中讀入主存,然后再裝入 cache 中并開始訪問。若 cache 的命中率為 90%,主存的命中率為 60%,求該系統(tǒng)中訪問一個字的平均時間。解:t a=90%tc+10%*60%(tm+t c)+10%*40%(t k+t m+t c)(m 表示未命中時的主存訪問時間; c 表示命中時的 cache 訪問時間; k表示訪問外存時間 )28 圖 1 所示為雙總線結(jié)構(gòu)機(jī)器的數(shù)據(jù)通路,IR 為指令寄存器, PC為程序計數(shù)器 (具有自增功能) ,DM 為數(shù)據(jù)存儲器(受 R/W 信號控制),AR為地址寄存器, DR為數(shù)據(jù)緩沖寄存器, ALU 由加、減控制信號決定完成何種操作,控制信號 G控制的是一個門電路。另外,線上標(biāo)注有小圈表示有控制信號, 例中 yi 表示y 寄存器的輸入控制信號, R1o為寄存器 R1 的輸出控制信號,未標(biāo)字符的線為直通線,不受控制。旁路器可視為三態(tài)門傳送通路。 “SUB R3 , R0 ”指 令完成(R ) (R ) R 的功能操作,畫出其0 3 0指令周期流程圖,并列出相應(yīng)的微操作控制信號序列,假設(shè)該指令的地址已放入 PC中。 若將“取指周期”縮短為一個 CPU周期,請在圖上先畫出改進(jìn)的數(shù)據(jù)通路,然后在畫出指令周期流程圖。此時 SUB指令的指令周期是幾個 CPU周期?與第種情況相比,減法指令速度提高幾倍?解: ADD指令是加法指令,參與運算的二數(shù)放在 R0 和 R2中, PCo,GPCAR相加結(jié)果放在 R0 中。指令周期流程圖圖 A3.3 包括取指令階段和取執(zhí)行指令階段兩部分。每一方框表示一個 CPU周期。其中框內(nèi)表指R/W=1 M DR示數(shù)據(jù)傳送路徑,框外列出微操作控制信號。 ,流程圖見左DRo,GDRIR31 某加法器進(jìn)位鏈小組信號為 C4C3C2C,1 低位來的進(jìn)位信號為 C0,請分別按下述兩種方式寫出 C4C3C2C1的邏輯表達(dá)式:R2 YR2o,G 串行進(jìn)位方式 并行進(jìn)位方式執(zhí) R0o,G R0 X行 解 : (1)串行進(jìn)位方式: C1 = G1 + P1 C0 其中: G1 = A 1 B 1 ,P1 = A 1B1R0+ R2R0+,GC2 = G 2 + P 2 C 1 G 2 = A 2 B2 ,P2 = A 2B2C3 = G 3 + P 3 C2 G 3 = A 3 B 3 , P 3 = A 3B3C4 = G 4 + P 4 C3 G 4 = A 4 B4 , P 4 = A 4B4(2) 并行進(jìn)位方式: C1 = G1 + P1 C0C2 = G2 + P2 G1 + P2 P1 C0C3 = G3 + P3 G2 + P3 P2 G1 + P3 P2 P1 C0C4 = G4 + P4 G3 + P4 P3 G2 + P4P3 P2 G1 + P4 P3 P2 P1 C0其中 G1G4 ,P1P4 表達(dá)式與串行進(jìn)位方式相同。j136 設(shè)兩個浮點數(shù) N1=2j2 S1,N2=2 S2,其中階碼 3 位(移碼),尾數(shù) 4 位,數(shù)符 1 位。設(shè):j 1=(-10) 2,S 1=(+0.1001) 2j 2=(+10) 2,S 2=(+0.1011) 2求: N1 N2,寫出運算步驟及結(jié)果,積的尾數(shù)占 4 位,按原碼陣列乘法器計算步驟求尾數(shù)之積。Ex解: 因為 X+Y=2 (Sx+Sy) (Ex=Ey),所以求 X+Y要經(jīng)過對階、尾數(shù)求和及規(guī)格化等步驟。(1) 對階:J=ExEY=(-10 )2(+10)2(= -100 )2 所以 Ex<EY,則 Sx 右移 4 位,Ex+(100) 2=(10) 2=EY。SX右移四位后 SX=0.00001001 ,經(jīng)過舍入后 SX=0001,經(jīng)過對階、舍入后, X=2 (10)2 (0.0001 )(10)2 (0.0001 )2(2) 尾數(shù)求和: S X+SY0 0001(SX)+ 0. 1011 (SY)0. 1100 (S X+SY)結(jié)果為規(guī)格化數(shù)。所以:X+Y=2(10)2 (S (10)2(0.1100 ) X+SY)=2(10)2 (S (10)2(0.1100 )2=(11.00 ) 249 刷新存儲器 (簡稱刷存) 的重要性能指標(biāo)是它的帶寬。 實際工作中, 顯示適配器的幾個功能部分要爭取刷存的帶寬。假設(shè)總帶寬 50用于刷新屏幕,保留 50帶寬用于其他非刷新功能。(1) 若顯示工作方式采用分辨率為 1024 768,顏色深度為 3Byte ,刷新頻率為 72Hz,計算刷存總帶寬應(yīng)為多少?(2) 為達(dá)到這樣高的刷存帶寬,應(yīng)采取何種技術(shù)措施?解: (1) 因為刷新所需帶寬 分辨率 每個像素點顏色深度 刷新速率所以 1024 768 3B 72/S = 165888 KB/S = 162 MB/S刷新總帶寬應(yīng)為 162MB/S 100/50 = 324MB/S(2) 為達(dá)到這樣高的刷存帶寬,可采取如下技術(shù)措施:使用高速 DRAM芯片組成刷存刷存采用多體交叉結(jié)構(gòu)刷存至顯示控制器的內(nèi)部總線寬度由位提高到位,甚至位刷存采用雙端口存儲器,將刷新端口與更新端口分開。50 一盤組共 11片,記錄面為 20面,每面上外道直徑為 14英寸,內(nèi)道直徑為 10英寸,分 203道。數(shù)據(jù)傳輸綠為 983040B/S,磁盤轉(zhuǎn)速為 3600 轉(zhuǎn)/ 分。假定每個記錄塊記錄 1024B,且系統(tǒng)可掛多達(dá) 16 臺這樣的磁盤,請給出適當(dāng)?shù)拇疟P地址格式,并計算盤組總的存儲容量。解: 設(shè)數(shù)據(jù)傳輸率為 C,每一磁道的容量為 N,磁盤轉(zhuǎn)速為 r, 則根據(jù)公式 C=N r, 可求得:N=C/r=983040 (3600/60)=16384( 字節(jié))扇區(qū)數(shù) =16384 1024=16故表示磁盤地址格式的所有參數(shù)為:臺數(shù) 16,記錄面 20,磁道數(shù) 203 道,扇區(qū)數(shù) 16,由此可得磁盤地址格式為:20 17 16 9 8 4 3 0臺號 柱面號 盤面號 扇區(qū)號磁盤總存儲容量為:16 20 203 16384=1064304640(字節(jié))45 圖 1 所示為傳送 (MOV,OP碼 IR0IR 100)、加法(ADD,OP碼 IR0IR101)、取反( COM,OP碼 IR 0IR110)、十進(jìn)制加法(ADT,OP碼 IR0IR 111)四條指令的微程序流程圖,每一框表示一個 CPU周期。其中 r s,r d 為 8 個通用寄存器 R0R7,每個 CPU周期含 4 個時鐘脈沖 T1T4。 設(shè)微指令的微命令字段為 12 位,判別字段和下址字段是多少位? 控制存儲器 E 2PROM存儲容量至少是多少? 給每條微指令分配一個確定的微地址(二進(jìn)制編碼表示)。 寫出微地址轉(zhuǎn)移邏輯表達(dá)式和轉(zhuǎn)移邏輯圖。 畫出微程序控制器結(jié)構(gòu)圖。解:(3)因 EPROM容量為 16 單元,微地址寄存器 4 位即可,設(shè)為 A3A0七條微指令地址分配如下表所示,一條微指令只占一個微地址, (可直接填寫在流程圖右上角和右下角)微指令序號 當(dāng)前微地址 下一微地址1 0000 10002 1000 00003 1001 00004 1010 00005 1011 11116 1111 00007 0100 0000(2)從流程圖看出, P1 處微程序出現(xiàn)四個分支,對應(yīng) 4 個微地址,用 OP碼作為測試條件。 P2 處微程序出現(xiàn) 2 個分支,對應(yīng) 2 個微地址微地址轉(zhuǎn)移邏輯表達(dá)式如下:A2=P2 Cj T4A1=P1 IR1 T4A0=P1 IR0 T4其中 IR1,IR0 是指令類寄存器中存放操作碼的觸發(fā)器, T4 表示某個節(jié)拍脈沖時修改微地址寄存器。(3)畫出邏輯圖如圖 A9.5Q Q Q Q Q Q Q QuA3 uA2 uA1 uA0D D D DT1CM3 CM2 CM1 CM0 T4P2 P1 P1Cj IR1 IR0

注意事項

本文(計算機(jī)組成原理白中英本科生試題庫附答案.doc)為本站會員(小**)主動上傳,裝配圖網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對上載內(nèi)容本身不做任何修改或編輯。 若此文所含內(nèi)容侵犯了您的版權(quán)或隱私,請立即通知裝配圖網(wǎng)(點擊聯(lián)系客服),我們立即給予刪除!

溫馨提示:如果因為網(wǎng)速或其他原因下載失敗請重新下載,重復(fù)下載不扣分。




關(guān)于我們 - 網(wǎng)站聲明 - 網(wǎng)站地圖 - 資源地圖 - 友情鏈接 - 網(wǎng)站客服 - 聯(lián)系我們

copyright@ 2023-2025  zhuangpeitu.com 裝配圖網(wǎng)版權(quán)所有   聯(lián)系電話:18123376007

備案號:ICP2024067431-1 川公網(wǎng)安備51140202000466號


本站為文檔C2C交易模式,即用戶上傳的文檔直接被用戶下載,本站只是中間服務(wù)平臺,本站所有文檔下載所得的收益歸上傳人(含作者)所有。裝配圖網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對上載內(nèi)容本身不做任何修改或編輯。若文檔所含內(nèi)容侵犯了您的版權(quán)或隱私,請立即通知裝配圖網(wǎng),我們立即給予刪除!