《數(shù)字電子技術(shù)》模擬試題一和答案.docx
《《數(shù)字電子技術(shù)》模擬試題一和答案.docx》由會(huì)員分享,可在線閱讀,更多相關(guān)《《數(shù)字電子技術(shù)》模擬試題一和答案.docx(9頁(yè)珍藏版)》請(qǐng)?jiān)谘b配圖網(wǎng)上搜索。
《數(shù)字電子技術(shù)》模擬試題一 一、單項(xiàng)選擇題(本題共10小題每小題2分,20分) 1.下列四個(gè)數(shù)中,與十進(jìn)制數(shù)(163)D不相等的是( )。 A、(A3)H B、(10100011)B C、(000101100011)8421BCD D、(203)O 2.函數(shù)的標(biāo)準(zhǔn)與或表達(dá)式是( )。 A、F=∑m(0,2,3,5) B、F=∑m(1,4,5,6,7) C、F=∑m(0,2,3) D、F=∑m(0,1,5,7) 3.下列說(shuō)法不正確的是( )。 A、當(dāng)高電平表示邏輯0、低電平表示邏輯1時(shí)稱(chēng)為正邏輯 B、三態(tài)門(mén)輸出端有可能出現(xiàn)三種狀態(tài)(高阻態(tài)、高電平、低電平) C、OC門(mén)輸出端直接連接可以實(shí)現(xiàn)正邏輯的線與運(yùn)算 D、集電極開(kāi)路的門(mén)稱(chēng)為OC門(mén) 4.引起組合邏輯電路競(jìng)爭(zhēng)與冒險(xiǎn)的原因是( )。 A、邏輯關(guān)系錯(cuò) B、干擾信號(hào) C、電路延時(shí) D、電源不穩(wěn)定 5.為實(shí)現(xiàn)將JK觸發(fā)器轉(zhuǎn)換為D觸發(fā)器,應(yīng)使( )。 6.74390為集成異步十進(jìn)制加計(jì)數(shù)器芯片,其初始狀態(tài)為Q3Q2Q1Q0=1001,經(jīng)過(guò)6個(gè)CP脈沖后,計(jì)數(shù)器的狀態(tài)為( )。 A、0000 B、0011 C、0100 D、0101 7.一片64k8存儲(chǔ)容量的只讀存儲(chǔ)器(ROM),有( )。 A、64條地址線和8條數(shù)據(jù)線 B、64條地址線和16條數(shù)據(jù)線 C、16條地址線和8條數(shù)據(jù)線 D、16條地址線和16條數(shù)據(jù)線 8.對(duì)電壓、頻率、電流等模擬量進(jìn)行數(shù)字處理之前,必須將其進(jìn)行( )。 A、直接輸入 B、隨意 C、D/A轉(zhuǎn)換 D、A/D轉(zhuǎn)換 9.石英晶體多諧振蕩器的突出優(yōu)點(diǎn)是( )。 A、振蕩頻率穩(wěn)定 B、電路簡(jiǎn)單 C、速度高 D、輸出波形邊沿陡峭 10.用555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器,其輸出脈寬為( )。 A、0.7RC B、1.1RC C、1.4RC D、1.8RC 二、判斷題(本題共10小題,每題2分,共20分) ( )1. 在二進(jìn)制與十六進(jìn)制的轉(zhuǎn)換中,有下列關(guān)系:(1001110111110001)B=(9DF1)H ( )2. 8421碼和8421BCD碼都是四位二進(jìn)制代碼。 ( )3. 二進(jìn)制數(shù)1001和二進(jìn)制代碼1001都表示十進(jìn)制數(shù)9。 ( )4. 如果邏輯等式A+C=B+C成立,那么一定有B=C。 ( )5. TTL門(mén)電路的速度快,CMOS門(mén)電路的功耗小。 ( )6. OC與非門(mén)的輸出端可以并聯(lián)運(yùn)行,實(shí)現(xiàn)“線與”關(guān)系,即L=L1L2 ( )7. 無(wú)論是TTL門(mén)電路驅(qū)動(dòng)CMOS門(mén)電路,還是CMOS門(mén)電路驅(qū)動(dòng)TTL門(mén)電路,都應(yīng)加接口電路。 ( )8. 集成譯碼器芯片不僅可以完成譯碼的功能,還可以實(shí)現(xiàn)邏輯函數(shù)產(chǎn)生器和數(shù)據(jù)分配器使用。 ( )9. 數(shù)字電路中最基本的運(yùn)算電路是加法器。 ( )10. 要改變觸發(fā)器的狀態(tài),必須有CP脈沖的配合。 三、邏輯函數(shù)式的化簡(jiǎn)(共2小題,1小題4分,2小題6分,共10分) 四、組合邏輯電路分析設(shè)計(jì)(共2小題,1小題10分,2小題15分,共25分) 1. 邏輯電路如圖所示,寫(xiě)出邏輯表達(dá)式,并化簡(jiǎn)為最簡(jiǎn)與或表達(dá)式,說(shuō)明電路的邏輯功能。 2. 設(shè)有組合邏輯部件,不知內(nèi)部結(jié)構(gòu),測(cè)得其輸入波形A,B,C與輸出波形L如圖所示, 1) 試列寫(xiě)出真值表,寫(xiě)出最小項(xiàng)表達(dá)式; 2) 畫(huà)出由74138譯碼器和門(mén)電路構(gòu)成邏輯圖; 3) 畫(huà)出由74151數(shù)據(jù)選擇器構(gòu)成邏輯圖。 五、時(shí)序邏輯電路的分析和設(shè)計(jì)(1小題8分,2小題7分,3小題10分,共25分) 1. 設(shè)負(fù)邊沿JK觸發(fā)器的初始狀態(tài)為0,CP、J、K信號(hào)如圖所示,試畫(huà)出Q端的波形。 2. 請(qǐng)把D觸發(fā)器轉(zhuǎn)換為T(mén)觸發(fā)器,寫(xiě)出步驟,畫(huà)出電路圖。 3. 試用集成計(jì)數(shù)器74390和集成計(jì)數(shù)器74LS161設(shè)計(jì)8進(jìn)制計(jì)數(shù)器。 《數(shù)字電子技術(shù)》模擬試題一 參考答案 一、單項(xiàng)選擇題(本題共10小題每小題2分,20分) 1.D 2.C 3.A 4.C 5.B 6.D 7.C 8.D 9.A 10.B 二、判斷題(本題共10小題,每題2分,共20分) 1.√ 2. 3. 4. 5.√ 6.√ 7. 8.√ 9.√ 10. 三、邏輯函數(shù)式的化簡(jiǎn)(共2小題,1小題4分,2小題6分,共10分) 四、組合邏輯電路分析設(shè)計(jì)(共2小題,1小題10分,2小題15分,共25分) 五、時(shí)序邏輯電路的分析和設(shè)計(jì)(1小題8分,2小題7分,3小題10分,共25分)- 1.請(qǐng)仔細(xì)閱讀文檔,確保文檔完整性,對(duì)于不預(yù)覽、不比對(duì)內(nèi)容而直接下載帶來(lái)的問(wèn)題本站不予受理。
- 2.下載的文檔,不會(huì)出現(xiàn)我們的網(wǎng)址水印。
- 3、該文檔所得收入(下載+內(nèi)容+預(yù)覽)歸上傳者、原創(chuàng)作者;如果您是本文檔原作者,請(qǐng)點(diǎn)此認(rèn)領(lǐng)!既往收益都?xì)w您。
下載文檔到電腦,查找使用更方便
5 積分
下載 |
- 配套講稿:
如PPT文件的首頁(yè)顯示word圖標(biāo),表示該P(yáng)PT已包含配套word講稿。雙擊word圖標(biāo)可打開(kāi)word文檔。
- 特殊限制:
部分文檔作品中含有的國(guó)旗、國(guó)徽等圖片,僅作為作品整體效果示例展示,禁止商用。設(shè)計(jì)者僅對(duì)作品中獨(dú)創(chuàng)性部分享有著作權(quán)。
- 關(guān) 鍵 詞:
- 數(shù)字電子技術(shù) 數(shù)字 電子技術(shù) 模擬 試題 答案
鏈接地址:http://appdesigncorp.com/p-12767203.html